Résultats de la recherche
Aller à la navigation
Aller à la recherche
- ...enue}} 128 bits de deux valeurs 64 bits. La destination est un [[Streaming SIMD Extensions#Registres|registre XMM 128 bits]]. La source peut être un autre [[Catégorie:SIMD]] ...4 kio (600 mots) - 14 mars 2025 à 17:55
- ...nt parallélisable sur des architectures [[Single instruction multiple data|SIMD]]. L'apparition des shaders sonna l'avènement de la GPU comme une architecture SIMD très bon marché et idéal pour réaliser toutes sortes de calculs parallèles. ...6 kio (1 052 mots) - 11 février 2025 à 02:24
- ...otentiel latent inhérent à parallélisme [[Single instruction multiple data|SIMD]], exploitable grâce à l'évolution du compilateur et/ou par des changements ...es à vecteurs classiques, essaie de trouver et d'exploiter le parallélisme SIMD au niveau de la boucle. Il se compose de deux grandes étapes, comme suit. ...22 kio (3 363 mots) - 23 novembre 2022 à 12:05
- ...collection de petites machines [[Single instruction multiple data|SISD et SIMD.]] ...liques classiques. Comme [[Single instruction multiple data|les]] machines SIMD, les réseaux systoliques calculent de façon synchronisée. Un réseau systoli ...15 kio (2 385 mots) - 29 septembre 2024 à 18:59
- ...library implementing Reed-Solomon and Cauchy erasure code techniques with SIMD optimisations. ...10 kio (1 655 mots) - 28 août 2023 à 22:45
- ...}} ou SPU. Dotés d'un jeu d'instruction [[Single Instruction Multiple Data|SIMD]] spécifique mais se rapprochant de [[AltiVec]], les SPU ont un accès direc ...rocessing Element''}}) ou « {{lang|en|''[[Single Instruction Multiple Data|SIMD]] processing unit''}} » pour certains auteurs ...31 kio (4 754 mots) - 7 février 2025 à 10:05
- ...ribués simultanément sur deux registres [[Single instruction multiple data|SIMD]] de 128 bits : <code>a0×b0 + a1×b1 + a2×b2 + a3×b3</code> ; ...11 kio (1 608 mots) - 7 octobre 2024 à 15:52
- | [[Single instruction multiple data|SIMD]] ...manière uniforme ont intérêt à être des [[Single instruction multiple data|SIMD]] (''{{lang|en|Single Instruction, Multiple Data}}'') ; c'est typiquement l ...52 kio (8 152 mots) - 21 janvier 2025 à 11:57
- ...ur les variables de type <tt>long double</tt>. Cependant, si l'[[Streaming SIMD Extension 2|extension SSE2]] n'est pas utilisée, tous les calculs sont arro ...25 kio (3 571 mots) - 10 mars 2025 à 10:10
- ...rtss</tt>, une [[Instruction informatique|instruction]] du jeu [[Streaming SIMD Extensions|SSE]], sortie elle aussi en {{date|1999}} sur les processeurs [[ ...25 kio (3 814 mots) - 21 février 2025 à 11:35
- ...}} |langue=en}}.</ref> utilise les ressources des instructions [[Streaming SIMD Extension 2|SSE2]] et des processeurs massivement parallèles d'une carte gr ...26 kio (4 154 mots) - 17 janvier 2025 à 09:15
- ...isé d'instructions similaires) et des instructions multimédia ([[Streaming SIMD Extensions|SSE]]) de l’architecture Intel/AMD. Dans la mesure où APL traite ...69 kio (10 532 mots) - 4 mars 2025 à 22:03
- ...isés selon une architecture simplifiée, [[Single instruction multiple data|SIMD]] (pour ''Single Instruction Multiple Data''), où toutes les unités exécute ...83 kio (11 846 mots) - 7 février 2025 à 10:53
- ...lculateur quantique comme un processeur [[Single instruction multiple data|SIMD]] ([[carte graphique]], par exemple) dont le nombre de [[pipeline (architec ...107 kio (15 486 mots) - 14 février 2025 à 21:18